当前位置:首页 > 第14页

单比特和多比特的信号处理

浩雨2年前 (2022-08-18)FPGA2996
单比特和多比特的信号处理
信号跨时钟域传输时,两个时钟的上升沿相位差没有固定关系,所以采样时钟很容易出现建立保持时间违例而采到亚稳态。...

CDC跨时钟域信号处理

浩雨2年前 (2022-08-17)FPGA2763
CDC跨时钟域信号处理
保证时序电路的时序要求:建立时间:在有效的时钟沿到来之前,输入端的输入信号需要保持稳定不变的最小时间保持时间:在有效的时钟沿到来之后,输入端的输入信号需要保持稳定不变的最小时间...

时序约束(TCL脚本)

浩雨2年前 (2022-08-16)FPGA2550
时序约束(TCL脚本)
get_ports的使用方法如下:# 获取所有端口 get_ports *   # 获取名称中包含data的端口 get_ports *data*   # 获取所有输出端口 get_ports -filter {DIRECTION == OUT}   # 获取所有输入端口 all...

FPGA时序分析和时序约束

浩雨2年前 (2022-08-15)FPGA2695
FPGA时序分析和时序约束
时序分析:时序分析的目的就是通过分析FPGA设计中各个寄存器之间的数据和时钟传输路径,来分析数据延迟和时钟延迟之间的关系。一个设计OK的系统,必然能够保证整个系统中所有的寄存器都能够正确的寄存数据。数据和时钟传输路径是由EDA软件,通过针对特定器件布局布线得到的。时序约束:两个作用告知 EDA 软件...

全加器(层次化设计)

浩雨2年前 (2022-08-14)FPGA2990
全加器(层次化设计)
该篇博客根据上一篇半加器的设计,再结合层次化的设计思想来实现一个全加器...

半加器

浩雨2年前 (2022-08-14)FPGA2849
半加器
半加器:两个输入数据位相加,输出一个结果位和进位,没有进位输入的加法器电路...

3-8译码器

浩雨2年前 (2022-08-13)FPGA2722
3-8译码器
译码器:一类多输入多输出的组合逻辑电路器件,其可以分为:变量译码和显示译码两类...

多路选择器

浩雨2年前 (2022-08-12)FPGA3041
多路选择器
多路选择器:在多路数据传送过程中,能够根据需要将其中任意一路选出来的电路...

点亮LED灯实验

浩雨2年前 (2022-08-11)FPGA2948
点亮LED灯实验
该篇博客主要在于使用Quartus软件及上手一个小项目...

使用爱快Docker安装Paddle对Paddle生成的模型进行预测

chanra1n2年前 (2022-07-24)AI3039
使用爱快Docker安装Paddle对Paddle生成的模型进行预测
文头先放上要使用的Python推理脚本。 # -*- coding: UTF-8 -*- import os import cv2 import time import threading from&nb...