当前位置:首页 > 模拟电子技术 > 正文内容

3.P/N结的单向导电性

chanra1n6年前 (2020-01-01)模拟电子技术5110

image.png

image.png

image.png

扫描二维码推送至手机访问。

版权声明:本文由我的FPGA发布,如需转载请注明出处。

本文链接:https://myfpga.cn/index.php/post/104.html

分享给朋友:
返回列表

上一篇:2.P/N

下一篇:4.三极管

“3.P/N结的单向导电性” 的相关文章

2.P/N

2.P/N

P型半导体,由于掺杂了3价元素,导致原子之间形成共价键的时候最外层多余一个空穴,故而空穴的浓度远远大于自由电子的浓度。N型半导体,由于掺杂了5价元素,导致原子之间形成共价键的时候最外层多余一个自由电子,故而自由电子的浓度远远大于空穴的浓度。简单讲了一下半导体,下面必须得说道说道两种半导体结合到一起会...

11.放大电路的频率响应

11.放大电路的频率响应

由于电路中存在电抗性元件低频: 耦合 电容 、 旁路; 电容;射频 :半导体器件 极间电容 、 电感 (图片可放大)...

12.运算电路

12.运算电路

同向比例放大电路特点:反向比例放大电路特点:差动放大电路它可以完成电路的差运算同向求和电路反向求和电路和差运算电路积分电路微分电路对数运算电路指数运算电路...

​​预加重(Pre-emphasis)​​和​​去加重(De-emphasis)​​

​​预加重(Pre-emphasis)​​和​​去加重(De-emphasis)​​

一、基本概念预加重(Pre-emphasis)在信号发射端(发送端)对高频分量进行主动增强 ,以补偿信号在传输介质中因高频衰减导致的失真。核心目的 :提升高频分量的幅度,改善信号完整性(Signal Integrity, SI)。典型场景 :高速数字信号(如PCIe、USB)、光纤通信、FM广播等。...

高速模拟PCB设计Tips与踩过的坑 V0.1

高速模拟PCB设计Tips与踩过的坑 V0.1

1. 统一而完整的地平面 = 低阻抗 + 低 EMI除非数字电流会强行穿过敏感模拟区域,否则不要把 AGND 与 DGND 分家。完整的地平面能最小化回流环路面积,从而降低 V = L·di/dt 噪声。若必须分区,只留单一桥接点,并放在 ADC 或驱动器正下方。2. 先规划层叠再动鼠标信号-地-电...