当前位置:首页 > FPGA > 正文内容

Alveo U55C数据中心加速卡 安装至服务器并配置环境

chanra1n5个月前 (06-07)FPGA1071

image.png

image.png

image.png

板卡的侧面有JTAG接口:

5b8d6a84953dade5cc7248f0203a38d.jpg

侧面有标准8P的供电接口,我用万用表点过试了一下:

8b444d4c33f0605cd2c0f842914c182.jpg

确认无误后安装至服务器:

b14badd148e9b2ed71b43694ac721c4.jpg

此时已经可以正确识别到加速卡:

image.png

根据官方XRT要求,我们的操作系统环境需要为:

image.png

这里我选择Ubuntu22.04.使用BMC进行远程安装:

image.png

image.png

然后下载安装Vivado,这里过程省略。

使用USB线连接到板卡,也能发现未烧录的板卡:
image.png

这里提供黄金工程文件的备份(au55c_boardfiles_v1_0_20211104.zip),烧录的时候器件选择

mt25qu01g-spi-x1_x2_x4 

烧录之后,需要冷重启,即设备和板卡需要断电,后再启动,此时板卡就已经恢复到出厂状态了。


扫描二维码推送至手机访问。

版权声明:本文由我的FPGA发布,如需转载请注明出处。

本文链接:https://myfpga.cn/index.php/post/454.html

分享给朋友:

“Alveo U55C数据中心加速卡 安装至服务器并配置环境” 的相关文章

ALGO C4MB V11引脚参照表(持续更新)

ALGO C4MB V11引脚参照表(持续更新)

功能:常用引脚CLKPIN_E1LED0PIN_G15LED1PIN_F16LED2PIN_F15LED3PIN_D16KEY1PIN_E15KEY2PIN_E16KEY3PIN_M15KEY4PIN_M16RXDPIN_M2TXDPIN_G1功能:VGA引脚VGA_BLUE[0]PIN_C15VG...

Verilog实现时钟分频(奇数分频,偶数分频)二分频 三分频 四分频 五分频

Verilog实现时钟分频(奇数分频,偶数分频)二分频 三分频 四分频 五分频

完整工程文件:clkdiv.zip//------------------------------------------------------// File Name        : clkdiv.v// Author     &nb...

点亮LED灯实验

点亮LED灯实验

设计流程:设计规划 -> 波形绘制 -> 代码编写 -> 代码编译 -> 逻辑仿真 -> 波形对比 -> 绑定管脚 -> 分析综合布局布线 -> 上板验证新建项目文件夹(led):Doc:放置文档资料(数据手册、波形图、文档、项目日志)Pri:放置工程...

单比特和多比特的信号处理

单比特和多比特的信号处理

信号跨时钟域传输时,两个时钟的上升沿相位差没有固定关系,所以采样时钟很容易出现建立保持时间违例而采到亚稳态。使用两级同步器处理:两级同步器能降低亚稳态发生的概率,只是使信号变为稳态再往下传输,保证安全但并不保证正确。如上图,A信号建立保持时间,导致B为亚稳态,但是由于有F3的存在,使其有足够的时间恢...

避免Latch产生

避免Latch产生

Latch简介:                Latch其实就是锁存器,是一种在异步电路系统中,对输入信号电平敏感的单元,用来存储信息。        锁存器在数据未锁存时,输出端的信号随输入信号变化,就像信号通过一个缓冲器,一旦锁存信号有效,则数据被锁存,输入信号不起作用。因此,锁存器也被称为透...

按键消抖

按键消抖

        按键消抖主要针对的是机械弹性开关,当机械触点断开、闭合时,由于机械触点的弹性作用,—个按键开关在闭合时不会马上稳定地接通,在断开时也不会一下子断开。        因而在闭合及断开的瞬间均伴随有一连串的抖动,为了保证系统能正确识别按键的开关,就必须对按键的抖动进行处理,这就是按键消抖...