当前位置:首页 > FPGA > 正文内容

Alveo U55C数据中心加速卡 安装至服务器并配置环境

chanra1n6个月前 (06-07)FPGA1196

image.png

image.png

image.png

板卡的侧面有JTAG接口:

5b8d6a84953dade5cc7248f0203a38d.jpg

侧面有标准8P的供电接口,我用万用表点过试了一下:

8b444d4c33f0605cd2c0f842914c182.jpg

确认无误后安装至服务器:

b14badd148e9b2ed71b43694ac721c4.jpg

此时已经可以正确识别到加速卡:

image.png

根据官方XRT要求,我们的操作系统环境需要为:

image.png

这里我选择Ubuntu22.04.使用BMC进行远程安装:

image.png

image.png

然后下载安装Vivado,这里过程省略。

使用USB线连接到板卡,也能发现未烧录的板卡:
image.png

这里提供黄金工程文件的备份(au55c_boardfiles_v1_0_20211104.zip),烧录的时候器件选择

mt25qu01g-spi-x1_x2_x4 

烧录之后,需要冷重启,即设备和板卡需要断电,后再启动,此时板卡就已经恢复到出厂状态了。


扫描二维码推送至手机访问。

版权声明:本文由我的FPGA发布,如需转载请注明出处。

本文链接:https://myfpga.cn/index.php/post/454.html

分享给朋友:

“Alveo U55C数据中心加速卡 安装至服务器并配置环境” 的相关文章

基础实验十三,DS18B20温度传感器

基础实验十三,DS18B20温度传感器

//==========================================================================// Author     : ChanRa1n// Description: Training for Intel FPGA/...

SOC 在线修改设备树和FPGA配置文件 并在线配置FPGA

SOC 在线修改设备树和FPGA配置文件 并在线配置FPGA

测试过的平台:     1、DE-10 Cyclone V开发板              ...

Xilinx FIFO和ILA学习

Xilinx FIFO和ILA学习

`timescale 1ns / 1ps//-------------------------------------------------------//Filename       ﹕ FIFO_TOP.v//Author      ...

点亮LED灯实验

点亮LED灯实验

设计流程:设计规划 -> 波形绘制 -> 代码编写 -> 代码编译 -> 逻辑仿真 -> 波形对比 -> 绑定管脚 -> 分析综合布局布线 -> 上板验证新建项目文件夹(led):Doc:放置文档资料(数据手册、波形图、文档、项目日志)Pri:放置工程...

3-8译码器

3-8译码器

译码:译码是编码的逆过程,在编码时,每一种二进制的代码,都赋予了特殊的含义,即都表示了一个确定的信号或者对象。把代码状态的特定含义翻译出来的过程叫做译码,实现译码操作的电路称为译码器。译码器:一类多输入多输出的组合逻辑电路器件,其可以分为:变量译码和显示译码两类3-8译码器 模块框图:输出信号定义为...

全加器(层次化设计)

全加器(层次化设计)

该篇博客根据上一篇半加器的设计,再结合层次化的设计思想来实现一个全加器!层次化设计理论部分:数字电路中根据模块层次的不同有两种基本的结构设计方法:自底向上的设计方法 和 自顶向下的设计方法自底向上(Bottom-Up)        自底向上的设计是一种传统的设计方法,对设计进行逐次划分的过程是从存...